삼성전자 DS부문에서 아날로그·디지털 IP 회로설계를 하고 있습니다. SoC(System on Chip)에서 재사용되는 핵심 IP(PLL, ADC, DAC, PMIC, DDR PHY, PCIe, SerDes 등)를 설계합니다. 아날로그는 트랜지스터 수준에서 회로 설계 및 PVT(공정·전압·온도) 변화 대응, 디지털은 RTL(Register Transfer Level) 설계와 검증, 논리합성(Synthesis), STA(Static Timing Analysis)를 수행합니다. 주요 업무는 고객·시스템 요구를 바탕으로 사양 정의, 설계, 시뮬레이션, PPA(Power, Performance, Area) 최적화, 신뢰성 검증 및 실리콘 실측 평가입니다. 최신 3nm 이하 첨단 공정을 활용하며, 고객사 요청에 따른 커스터마이징 설계와 양산 안정화까지 포함됩니다. 모바일, 서버, AI, 자동차 반도체 등 다양한 제품군에 적용되며, 제품 성능과 경쟁력을 좌우하는 핵심 역할을 담당합니다.
| 필요한 역량
반도체 소자 물리와 회로 동작에 대한 깊은 이해가 기본입니다. 아날로그 설계자는 SPICE 시뮬레이션 및 레이아웃 최적화 능력이 필수이며, 노이즈, 선형성, 전력 소모, 파라미터 트레이드오프를 최적화하는 역량이 요구됩니다. 디지털 설계자는 Verilog·SystemVerilog 기반 RTL 설계·검증 경험과 논리합성(Synthesis), STA 수행 능력을 갖춰야 합니다. 최신 공정의 PVT 변화 대응 및 공정 변동성 관리 능력도 중요합니다. 저전력·고속 설계 기법에 대한 숙련도는 물론, Cadence·Synopsys EDA 툴 활용 능력과 스크립트 언어(TCL, Python 등) 숙련도도 경쟁력을 높이는 요소입니다. 논리적 사고력과 문제 해결 능력은 기술적 복잡성 해결에 필수이며, cross-domain 협업 능력과 고객 요구사항을 이해하고 대응하는 커뮤니케이션 스킬도 중요합니다. 또한, 빠르게 변화하는 설계 트렌드와 툴 환경에 지속적으로 적응하고 학습하는 능력이 필요합니다.