회사/산업 · SK하이닉스 / 반도체설계
Q. SK하이닉스 이천에 위치하는 반도체쪽에서 근무하시는 분들꼐 질문이 있습니다
미래에 취업했을 때 그회사에 대해 조사를 해야합니다 먼저 PKG나 소자 제조공정등 이 곳에서 일을 할때 총 몇층 건물이며 반도체 분야가 일을 하는 층수, 예를 들면개발 연구하는 대략 위치, 사무적일 을 하는 층수등과 회의실의 위치(4:4로 다른 회사와 미팅할 작은 회의실이 대략 어떻게 생겼는지)에 대해 알려주 실 수 있나요?
2025.04.27
답변 4
- 니니하어보SK하이닉스코과장 ∙ 채택률 69% ∙일치회사
우선....교수님이 내주신 과제인가요? 교수님은 아마 sk하이닉스의 건물을 조사하라고 하시진 않았을거같아요. 차라리 매출액, 최신 제품 등을 조사해가는게 맞는거 같습니다. 그래도 질문에 답을 드리면 건물이 수도 없이 많아서 케바케입니다. 층수 역시 건물마다 달라요. 반도체 분야가 일을 하는 층은 모든 층입니다.
분홍케어베어인텔코리아코차장 ∙ 채택률 67%안녕하세요. 하이닉스 재직 경험이 있는 멘토입니다. 회사내 조직, 위치, 구성 등은 대외비이므로 유출이 불가능 합니다. 또한 해당 정보를 알고 있다고 해도 취업에는 전혀 도움이 되지 않습니다. PKG, 소자, 제조면 굉장히 많은 부서를 포함하기 때문에 여기 저기서 일을 한다고 생각하시면 될것 같습니다
- rreinheart우양포토닉스코부장 ∙ 채택률 52%
1 패키지 소자 제조공정 알려드리는 것은 큰 대외비 이므로 불법 사항임을 알려드립니다.
- 하하닉이궁금증해소SK하이닉스코이사 ∙ 채택률 56% ∙일치회사
하이닉스에 있는 건물은 이천기준 미래기술연구원 supex 센터 M10F M10A pnt4 SKhU M16 M14 R3 TSV WT 등 열몇개가 넘어요. 건물 층수는 3-4층부터 10층 이상까지 다양하고 부서별로 매년 이동이 있기 때문에 정량화해서 말하기는 어렵구요.
함께 읽은 질문
Q. 하이닉스 PE , 양산기술 피앤티 , 기반기술 직무 관련 문의드립니다.
안녕하세요. SK하이닉스 직무를 확인하던 중 궁금한 점이 생겨 문의드립니다. 저는 학부연구생 및 인턴 과정을 통해 2.5D 패키징의 SI/PI/Thermal Integrity 연구 및 분석을 진행한 경험이 있습니다. 현재 공고된 직무 JD 상에는 관련 내용이 구체적으로 명시되어 있지 않아 질문드립니다. 실제 현업에서 SI/PI/Thermal Integrity를 전문적으로 분석하는 직무가 있는지, 있다면 저의 경험과 가장 잘 맞는 조직은 어디인지 궁금합니다. 또한, 해당 직무에 입사하게 된다면 구체적으로 어떤 업무를 수행하게 되는지 알고 싶습니다. 그리고 PE , 양산기술 피앤티 , 기반기술 세 직무에서 해당 내용을 다루는지 궁금합니다. 감사합니다
Q. 대학교 졸업을 앞두며 반도체 공정쪽 질문 있습니다.
학점: 3.6 자격증: 컴활 2급, opic IH,Adsp 관련 경험: 캡스톤 졸업 과제로 Cu to Cu Direct bonding 으로 박막 물성 향상, 5개월 학부연구생 (ALD) 지금 졸업을 앞두고 있는 4학년 대학생입니다. 현재 저는 반도체 뉴스를 스크립트하며 자소서를 쓰고 있고, 영어 오픽 시험 AL을 달성하기 위해 공부중에 있습니다. 코멘토에서 하는 반도체 생산관리 부트캠프를 들을 예정입니다. 현재 고민중인 게 여러가지가 있습니다 1. 졸업유예를 하며 학교 연계형 인턴에 지원하여 실무경험을 더 쌓는게 좋을지 고민입니다. 2. 영어 오픽 성적이 IH이면, 굳이 AL등급까지 노리는 게 취업에 있어 전략적인 선택인지 궁금합니다. 3. 학부연구생때 논문 읽기 및 실험장비 작동을 배우는 정도에서 끝났고 실질적인 실험 성과가 없는데, 그럼에도 학부연구생에서 느낀 점들을 자소서에 녹이는 게 유의미할 지 궁금합니다.
Q. Sk하이닉스 회로설계 준비 관련 질의
안녕하십니까 하이닉스 회로설계 직무를 희망하며, 준비 중인 전자전기 4학년 재학 예정인 학생입니다. 현재로서 저는 디지털 회로 설계 쪽을 생각하며 공부를 해왔습니다(물론 그렇다 해서 다른 분야에 대한 공부를 안 한 것은 아닙니다.) 또한 저는 시스템 반도체 연구실에서 학부 연구생을 하며 여러 프로젝트에서 사용되는 모듈들을 vivado로 구현해본 툴 경험 정도가 있습니다. 또한 학교 수업에서 cadence virtuoso 를 통한 집적회로설계 및 layout 경험도 있습니다. 이런 설계 경험들과 컴퓨터 아키텍쳐 수업때 배웠던 제 CPU와 메모리 지식들을 토대로 이번 방학에 간단한 CPU를 구현하고 그에 호환되는 저만의 메모리 접근동작을 velilog로 구현해보려고 합니다. 혹시 이런 프로젝트들이 SK 회로설계 직무를 희망하는 부분에서 긍정적으로 작용하는지 여쭤보고 싶습니다. 만약 아니라면, 방학 동안 어떤 프로젝트를 해보는 것이 좋을 것 같다 생각하시는지 여쭤보고 싶습니다!
궁금증이 남았나요?
빠르게 질문하세요.

